제품
소프트웨어 옵션

DDR Debug Toolkit

DDR 디버그 툴킷은 사용자가 적합성 테스트를 준비하는 동안 초기 켜기, 검증 및 사전 적합성 단계에서 DDR 설계 작업을 가속화하도록 설계되었습니다. MAUI 스코프 앱에 통합되어 사용자는 여러 분석 영역이 포함된 사례별 시나리오를 구축하고 명령 버스에서 디코드 및 트리거링을 수행하며 JEDEC 특정 아이 다이어그램, 마스크 테스트 및 DDR 특정 측정을 통해 설계 단계 최적화에 참여할 수 있습니다.

DDR 디버그 툴킷 둘러보기 아래쪽 화살표
제품 제목 이미지
  • 제품 라인 탭
  • 개요 탭
  • 호환성 탭
주요 특징
  • DDR2 지원/3/4/5 및 LPDDR2/3/4/ 4X
  • 최대 8533MT/s의 테스트 속도
  • 설계의 규정 준수 단계를 통해 조기 가동 지원
  • MAUI에 통합되어 QualiPHY에서 오류 분석에 사용됨
  • 다중 시나리오 보기 – 최대 4개의 보기 영역에서 다양한 설정을 분석하고 비교합니다.
  • DDR JEDEC 정의 측정 및 지터 분석 포함
  • DDR JEDEC 정의 아이 다이어그램 및 마스크 테스트 포함
  • 업계 전용 명령 버스 디코딩 및 최대 DDR5 트리거
  • DDR5 소프트웨어 번들에 포함됨

 

DDR 트리거 및 디코드
ddr 트리거 명령

명령 버스는 호스트와 DDR DRAM 통신의 핵심 부분입니다. 조기 검증 테스트를 수행한다는 것은 전기적 검증뿐만 아니라 프로토콜도 의미합니다. 오실로스코프는 JEDEC 표준에 지정된 Command Truth Table의 20개 이상의 프로토콜 명령을 디코딩하고 트리거할 수 있습니다. 그런 다음 디코딩된 명령 버스를 사용하여 매우 정확한 R/W 분리 기능으로 아이 및 측정 분석 단계를 가속화합니다.

다중 시나리오 보기
ddr 다중 시나리오 보기

4개의 고유한 분석 보기 영역을 통해 사전 적합성 테스트 및 미세 조정 단계를 가속화합니다. 이러한 보기 영역은 각각 고유한 채널 선택을 나타내고, 특정 쓰기 또는 읽기를 수행하고, DDR 측정, 아이 다이어그램, 마스크 테스트 등을 수행할 수 있습니다. 엔지니어가 데이터, 스트로브 또는 클록 테스트 포인트를 테스트하고, 누화를 분석하고, 새로운 설계를 비교하고, 설계 문제의 근본 원인을 디버깅할 수 있습니다.

JEDEC 정의 아이 다이어그램, 마스크 테스트
DDR 아이 다이어그램 테스트

특히 DDR 읽기 또는 쓰기 패킷에 대해 특정 아이 다이어그램 테스트, 높이 및 너비 개방 측정을 수행합니다. 그런 다음 JEDEC 정의 마스크를 사용하여 데이터 또는 CA 쓰기 버스트를 테스트합니다.

DDR 특정 측정
DDR 측정

각 보기 영역은 양방향 수집에서 캡처된 DDR 특정 읽기 또는 쓰기 신호에 대한 통계 결과를 제공할 수 있습니다. JEDEC 표준에 따라 버스트, Vref, VOH, VOL, 설정 및 유지, 스큐, 슬루율, 다양한 지터 및 타이밍 관련 측정을 수행합니다.

DDR5 소프트웨어 번들

최고의 도구는 초기 가동부터 규정 준수까지 설계의 모든 단계를 포괄합니다. 이는 미래에 대한 계획을 의미하며, DDR3에서 DDR4로 테스트하거나 DDR5 설계로 업그레이드할 수 있습니다. DDR5 번들은 구매 가능한 단일 소프트웨어 번들에 모든 세대에 걸친 최고의 도구(DDR 디버그 툴킷 + QualiPHY)를 모두 포함합니다.